order_bg

ផលិតផល

XCVU9P-2FLGA2104I - សៀគ្វីរួមបញ្ចូលគ្នា, បង្កប់, FPGAs (អារេច្រកទ្វារដែលអាចសរសេរកម្មវិធីបាន)

ការពិពណ៌នាសង្ខេប៖

Xilinx® Virtex® UltraScale+™ FPGAs មាននៅក្នុងថ្នាក់ល្បឿន -3, -2, -1 ជាមួយនឹងឧបករណ៍ -3E មានដំណើរការខ្ពស់បំផុត។ឧបករណ៍ -2LE អាចដំណើរការនៅវ៉ុល VCCINT នៅ 0.85V ឬ 0.72V និងផ្តល់ថាមពលឋិតិវន្តអតិបរមាទាប។នៅពេលដំណើរការនៅ VCCINT = 0.85V ដោយប្រើឧបករណ៍ -2LE ការបញ្ជាក់ល្បឿនសម្រាប់ឧបករណ៍ L គឺដូចគ្នាទៅនឹងកម្រិតល្បឿន -2I ។នៅពេលដំណើរការនៅ VCCINT = 0.72V ដំណើរការ -2LE និងថាមពលឋិតិវន្ត និងថាមវន្តត្រូវបានកាត់បន្ថយ។លក្ខណៈ DC និង AC ត្រូវបានបញ្ជាក់នៅក្នុងជួរសីតុណ្ហភាពពង្រីក (E) ឧស្សាហកម្ម (I) និងយោធា (M) ។លើកលែងតែជួរសីតុណ្ហភាពប្រតិបត្តិការ ឬលុះត្រាតែមានការកត់សម្គាល់ផ្សេង ប៉ារ៉ាម៉ែត្រអគ្គិសនី DC និង AC ទាំងអស់គឺដូចគ្នាសម្រាប់ថ្នាក់ល្បឿនជាក់លាក់មួយ (នោះគឺជាលក្ខណៈពេលវេលានៃឧបករណ៍ពង្រីកកម្រិតល្បឿន -1 គឺដូចគ្នាទៅនឹងកម្រិតល្បឿន -1 ឧបករណ៍ឧស្សាហកម្ម) ។ទោះយ៉ាងណាក៏ដោយ មានតែថ្នាក់ល្បឿន និង/ឬឧបករណ៍ដែលបានជ្រើសរើសប៉ុណ្ណោះដែលមាននៅក្នុងជួរសីតុណ្ហភាពនីមួយៗ។


ព័ត៌មានលម្អិតអំពីផលិតផល

ស្លាកផលិតផល

គុណលក្ខណៈផលិតផល

ប្រភេទ ការពិពណ៌នា
ប្រភេទ សៀគ្វីរួមបញ្ចូលគ្នា (ICs)

បង្កប់

FPGAs (Field Programmable Gate Array)

Mfr អេអឹមឌី
ស៊េរី Virtex® UltraScale+ ™
កញ្ចប់ ថាស
ស្ថានភាពផលិតផល សកម្ម
កម្មវិធី DigiKey មិនបានផ្ទៀងផ្ទាត់
ចំនួន LABs/CLBs ១៤៧៧៨០
ចំនួននៃធាតុតក្កវិជ្ជា/ក្រឡា ២៥៨៦១៥០
ប៊ីត RAM សរុប 391168000
ចំនួន I/O ៤១៦
វ៉ុល - ការផ្គត់ផ្គង់ 0.825V ~ 0.876V
ប្រភេទម៉ោន ភ្នំផ្ទៃ
សីតុណ្ហភាពប្រតិបត្តិការ -40°C ~ 100°C (TJ)
កញ្ចប់ / ករណី 2104-BBGA, FCBGA
កញ្ចប់ឧបករណ៍ផ្គត់ផ្គង់ 2104-FCBGA (47.5x47.5)
លេខផលិតផលមូលដ្ឋាន XCVU9

ឯកសារ និងប្រព័ន្ធផ្សព្វផ្សាយ

ប្រភេទធនធាន តំណភ្ជាប់
តារាង​ទិន្នន័យ សន្លឹកទិន្នន័យ Virtex UltraScale+ FPGA
ព័ត៌មានបរិស្ថាន វិញ្ញាបនប័ត្រ Xiliinx RoHS

វិញ្ញាបនបត្រ Xilinx REACH211

ម៉ូដែល EDA XCVU9P-2FLGA2104I ដោយ SnapEDA

XCVU9P-2FLGA2104I ដោយ Ultra Librarian

ចំណាត់ថ្នាក់បរិស្ថាន និងការនាំចេញ

គុណលក្ខណៈ ការពិពណ៌នា
ស្ថានភាព RoHS អនុលោមតាម ROHS3
កម្រិតភាពប្រែប្រួលសំណើម (MSL) 4 (72 ម៉ោង)
ECCN 3A001A7B
HTSUS 8542.39.0001

 

FPGAs

គោលការណ៍នៃប្រតិបត្តិការ៖
FPGAs ប្រើគោលគំនិតដូចជា Logic Cell Array (LCA) ដែលខាងក្នុងមានបីផ្នែក៖ ប្លុកតក្កវិជ្ជាដែលអាចកំណត់បាន (CLB) ប្លុកបញ្ចូលទិន្នផល (IOB) និងការតភ្ជាប់ខាងក្នុង។Field Programmable Gate Arrays (FPGAs) គឺជាឧបករណ៍ដែលអាចសរសេរកម្មវិធីបានដែលមានស្ថាបត្យកម្មខុសពីសៀគ្វីតក្កវិជ្ជាប្រពៃណី និងអារេច្រកទ្វារដូចជាឧបករណ៍ PAL, GAL និង CPLD ។តក្កវិជ្ជានៃ FPGA ត្រូវបានអនុវត្តដោយការផ្ទុកកោសិកាអង្គចងចាំឋិតិវន្តខាងក្នុងជាមួយនឹងទិន្នន័យដែលបានកំណត់កម្មវិធី តម្លៃដែលរក្សាទុកក្នុងកោសិកាអង្គចងចាំកំណត់មុខងារតក្កវិជ្ជានៃកោសិកាតក្កវិជ្ជា និងវិធីដែលម៉ូឌុលត្រូវបានភ្ជាប់ទៅគ្នាទៅវិញទៅមក ឬទៅ I/ អូតម្លៃដែលរក្សាទុកក្នុងកោសិកាអង្គចងចាំកំណត់មុខងារឡូជីខលនៃកោសិកាតក្កវិជ្ជា និងវិធីដែលម៉ូឌុលត្រូវបានភ្ជាប់ទៅគ្នាទៅវិញទៅមក ឬទៅ I/Os ហើយទីបំផុតមុខងារដែលអាចត្រូវបានអនុវត្តនៅក្នុង FPGA ដែលអនុញ្ញាតឱ្យសរសេរកម្មវិធីគ្មានដែនកំណត់ .

ការរចនាបន្ទះឈីប៖
បើប្រៀបធៀបទៅនឹងប្រភេទផ្សេងទៀតនៃការរចនាបន្ទះឈីប កម្រិតកាន់តែខ្ពស់ និងលំហូរនៃការរចនាមូលដ្ឋានដ៏តឹងរ៉ឹងជាងនេះជាធម្មតាត្រូវបានទាមទារទាក់ទងនឹងបន្ទះសៀគ្វី FPGA ។ជាពិសេស ការរចនាគួរតែត្រូវបានភ្ជាប់យ៉ាងជិតស្និទ្ធទៅនឹង FPGA schematic ដែលអនុញ្ញាតឱ្យមានទ្រង់ទ្រាយធំនៃការរចនាបន្ទះឈីបពិសេស។ដោយប្រើ Matlab និងក្បួនដោះស្រាយការរចនាពិសេសនៅក្នុង C វាគួរតែអាចសម្រេចបាននូវការបំប្លែងដោយរលូនគ្រប់ទិសទី ហើយដូច្នេះធានាថាវាស្របនឹងការគិតគូរការរចនាបន្ទះឈីបបច្ចុប្បន្ន។ប្រសិនបើនេះជាករណី នោះជាធម្មតាវាចាំបាច់ដើម្បីផ្តោតលើការរួមបញ្ចូលជាលំដាប់នៃសមាសធាតុ និងភាសារចនាដែលត្រូវគ្នា ដើម្បីធានាបាននូវការរចនាបន្ទះឈីបដែលអាចប្រើបាន និងអាចអានបាន។ការប្រើប្រាស់ FPGAs អនុញ្ញាតឱ្យមានការកែកំហុសក្តារ ការក្លែងធ្វើកូដ និងប្រតិបត្តិការរចនាដែលពាក់ព័ន្ធផ្សេងទៀត ដើម្បីធានាថាកូដបច្ចុប្បន្នត្រូវបានសរសេរតាមរបៀបមួយ ហើយដំណោះស្រាយរចនាត្រូវនឹងតម្រូវការរចនាជាក់លាក់។បន្ថែមពីលើនេះ ក្បួនដោះស្រាយការរចនាគួរតែត្រូវបានផ្តល់អាទិភាព ដើម្បីបង្កើនប្រសិទ្ធភាពនៃការរចនាគម្រោង និងប្រសិទ្ធភាពនៃប្រតិបត្តិការបន្ទះឈីប។ក្នុងនាមជាអ្នករចនា ជំហានដំបូងគឺត្រូវបង្កើតម៉ូឌុល algorithm ជាក់លាក់មួយ ដែលកូដបន្ទះឈីបមានទំនាក់ទំនង។នេះដោយសារតែកូដដែលបានរចនាជាមុនជួយធានានូវភាពជឿជាក់នៃក្បួនដោះស្រាយ និងធ្វើឱ្យការរចនាបន្ទះឈីបទាំងមូលមានដំណើរការល្អប្រសើរ។ជាមួយនឹងការកែកំហុស និងការធ្វើតេស្តក្លែងធ្វើបន្ទះពេញលេញ វាគួរតែអាចកាត់បន្ថយពេលវេលាវដ្តដែលត្រូវប្រើប្រាស់ក្នុងការរចនាបន្ទះឈីបទាំងមូលនៅប្រភព និងដើម្បីបង្កើនប្រសិទ្ធភាពរចនាសម្ព័ន្ធទាំងមូលនៃផ្នែករឹងដែលមានស្រាប់។គំរូរចនាផលិតផលថ្មីនេះត្រូវបានគេប្រើជាញឹកញាប់ ជាឧទាហរណ៍ នៅពេលបង្កើតចំណុចប្រទាក់ផ្នែករឹងមិនស្តង់ដារ។

បញ្ហាប្រឈមចម្បងនៅក្នុងការរចនា FPGA គឺត្រូវស្គាល់ប្រព័ន្ធ Hardware និងធនធានខាងក្នុងរបស់វា ដើម្បីធានាថាភាសារចនាអាចឱ្យការសម្របសម្រួលប្រកបដោយប្រសិទ្ធភាពនៃសមាសធាតុ និងដើម្បីកែលម្អលទ្ធភាពអាន និងការប្រើប្រាស់កម្មវិធី។នេះ​ក៏​ដាក់​តម្រូវ​ការ​ខ្ពស់​លើ​អ្នក​រចនា​ដែល​ត្រូវ​ការ​ទទួល​បាន​បទ​ពិសោធ​ក្នុង​គម្រោង​ជា​ច្រើន​ដើម្បី​បំពេញ​តាម​តម្រូវ​ការ។

 ការរចនាក្បួនដោះស្រាយត្រូវផ្តោតលើភាពសមហេតុផល ដើម្បីធានាដល់ការបញ្ចប់ចុងក្រោយនៃគម្រោង ស្នើដំណោះស្រាយចំពោះបញ្ហាដោយផ្អែកលើស្ថានភាពជាក់ស្តែងនៃគម្រោង និងដើម្បីបង្កើនប្រសិទ្ធភាពនៃប្រតិបត្តិការ FPGA ។បន្ទាប់ពីកំណត់ក្បួនដោះស្រាយគួរតែសមហេតុផលក្នុងការសាងសង់ម៉ូឌុល ដើម្បីជួយសម្រួលដល់ការរចនាកូដនៅពេលក្រោយ។កូដដែលបានរចនាជាមុនអាចត្រូវបានប្រើនៅក្នុងការរចនាកូដដើម្បីបង្កើនប្រសិទ្ធភាពនិងភាពជឿជាក់។មិនដូច ASICs ទេ FPGAs មានវដ្តនៃការអភិវឌ្ឍន៍ខ្លីជាង ហើយអាចត្រូវបានផ្សំជាមួយនឹងតម្រូវការការរចនាដើម្បីផ្លាស់ប្តូររចនាសម្ព័ន្ធនៃផ្នែករឹង ដែលអាចជួយក្រុមហ៊ុនឱ្យដំណើរការផលិតផលថ្មីបានយ៉ាងឆាប់រហ័ស និងបំពេញតម្រូវការនៃការអភិវឌ្ឍន៍ចំណុចប្រទាក់មិនស្តង់ដារ នៅពេលដែលពិធីការទំនាក់ទំនងមិនមានភាពចាស់ទុំ។


  • មុន៖
  • បន្ទាប់៖

  • សរសេរសាររបស់អ្នកនៅទីនេះ ហើយផ្ញើវាមកយើង