order_bg

ផលិតផល

XC2C256-7TQG144C QFP144 xilinx chips 1.8V បរិមាណបញ្ចូល-បញ្ចេញ 118 FLASH PLD IC អេឡិចត្រូនិក

ការពិពណ៌នាសង្ខេប៖


ព័ត៌មានលម្អិតអំពីផលិតផល

ស្លាកផលិតផល

គុណលក្ខណៈផលិតផល

ប្រភេទ ការពិពណ៌នា

ជ្រើសរើស

ប្រភេទ សៀគ្វីរួមបញ្ចូលគ្នា (ICs)

បង្កប់

CPLDs (ឧបករណ៍តក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបានស្មុគស្មាញ)

 

 

 

Mfr AMD Xilinx

 

ស៊េរី CoolRunner II

 

កញ្ចប់ ថាស

 

ស្ថានភាពផលិតផល សកម្ម

 

ប្រភេទកម្មវិធី នៅក្នុង System Programmable

 

ពេលវេលាពន្យាពេល tpd(1) អតិបរមា ៦.៧ ន

 

ការផ្គត់ផ្គង់វ៉ុល - ខាងក្នុង 1.7V ~ 1.9V

 

ចំនួននៃធាតុតក្កវិជ្ជា/ប្លុក 16

 

ចំនួន Macrocells ២៥៦

 

ចំនួនច្រកទ្វារ ៦០០០

 

ចំនួន I/O ១១៨

 

សីតុណ្ហភាពប្រតិបត្តិការ 0°C ~ 70°C (TA)

 

ប្រភេទម៉ោន ភ្នំផ្ទៃ

 

កញ្ចប់ / ករណី ១៤៤-LQFP

 

កញ្ចប់ឧបករណ៍ផ្គត់ផ្គង់ 144-TQFP (20 × 20)

 

លេខផលិតផលមូលដ្ឋាន XC2C256

 

រាយការណ៍កំហុសព័ត៌មានផលិតផល

មើលស្រដៀងគ្នា

ឯកសារ និងប្រព័ន្ធផ្សព្វផ្សាយ

ប្រភេទធនធាន តំណភ្ជាប់
តារាង​ទិន្នន័យ សន្លឹកទិន្នន័យ XC2C256

គ្រួសារ CoolRunner-II CPLD

ព័ត៌មានបរិស្ថាន វិញ្ញាបនប័ត្រ Xiliinx RoHS

វិញ្ញាបនបត្រ Xilinx REACH211

ផលិតផលពិសេស CoolRunner™-II CPLDs
PCN Assembly/ប្រភពដើម Mult Dev LeadFrame Chg 29/Oct/2018
សន្លឹកទិន្នន័យ HTML សន្លឹកទិន្នន័យ XC2C256

ចំណាត់ថ្នាក់បរិស្ថាន និងការនាំចេញ

គុណលក្ខណៈ ការពិពណ៌នា
ស្ថានភាព RoHS អនុលោមតាម ROHS3
កម្រិតភាពប្រែប្រួលសំណើម (MSL) 3 (168 ម៉ោង)
ស្ថានភាពឈានដល់ ឈានដល់មិនប៉ះពាល់
ECCN EAR99
HTSUS 8542.39.0001

 ឧបករណ៍តក្កវិជ្ជាស្មុគ្រស្មាញ (CPLD) គឺជាឧបករណ៍តក្កវិជ្ជាដែលមានអារេ AND/OR និងម៉ាក្រូកោសិកា។Macrocells គឺជាប្លុកអគារសំខាន់នៃ CPLD ដែលមានប្រតិបត្តិការតក្កវិជ្ជាស្មុគស្មាញ និងតក្កវិជ្ជាសម្រាប់អនុវត្តកន្សោមទម្រង់ធម្មតាដែលមិនទាក់ទងគ្នា។AND/OR អារេគឺអាចរៀបចំឡើងវិញបានទាំងស្រុង និងទទួលខុសត្រូវក្នុងការអនុវត្តមុខងារតក្កវិជ្ជាផ្សេងៗ។Macrocells ក៏អាចត្រូវបានកំណត់ថាជាប្លុកមុខងារដែលទទួលខុសត្រូវចំពោះការអនុវត្តតក្កវិជ្ជាបន្តបន្ទាប់គ្នា ឬបន្សំ។

 ឧបករណ៍តក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបានស្មុគស្មាញគឺជាផលិតផលប្រកបដោយភាពច្នៃប្រឌិតបើប្រៀបធៀបទៅនឹងឧបករណ៍តក្កវិជ្ជាមុនៗដូចជាអារេតក្កវិជ្ជាកម្មវិធី (PLAs) និងតក្កវិជ្ជាអារេកម្មវិធី (PAL) ។ឧបករណ៍តក្កវិជ្ជាមុននេះមិនអាចសរសេរកម្មវិធីបានទេ ដូច្នេះតក្កវិជ្ជាត្រូវបានបង្កើតឡើងដោយការរួមបញ្ចូលបន្ទះសៀគ្វីតក្កវិជ្ជាជាច្រើនជាមួយគ្នា។CPLD មានភាពស្មុគស្មាញរវាង PALs និងអារេច្រកទ្វារដែលអាចកម្មវិធីបាន (FPGAs) ។វាក៏មានលក្ខណៈពិសេសស្ថាបត្យកម្មទាំង PALs និង FPGAs ផងដែរ។ភាពខុសគ្នាសំខាន់នៃស្ថាបត្យកម្មរវាង CPLD និង FPGA គឺថា FPGAs គឺផ្អែកលើតារាងរកមើល ចំណែកឯ CPLDs គឺផ្អែកលើច្រកសមុទ្រ។

លក្ខណៈទូទៅនៃ CPLDs និង FPGAs គឺថាពួកគេទាំងពីរមានច្រកទ្វារមួយចំនួនធំ និងការផ្តល់ដែលអាចបត់បែនបានសម្រាប់តក្កវិជ្ជា។ខណៈពេលដែលលក្ខណៈពិសេសទូទៅរវាង CPLDs និង PALs រួមមានអង្គចងចាំការកំណត់រចនាសម្ព័ន្ធដែលមិនងាយនឹងបង្កជាហេតុ។CPLDs គឺជាអ្នកដឹកនាំនៅក្នុងទីផ្សារនៃឧបករណ៍តក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបាន ដែលមានអត្ថប្រយោជន៍ជាច្រើនដូចជាការសរសេរកម្មវិធីកម្រិតខ្ពស់ តម្លៃទាប មិនងាយនឹងបង្កជាហេតុ និងងាយស្រួលប្រើ។

 ឧបករណ៍តក្កវិជ្ជាស្មុគស្មាញ(CPLD) គឺ កឧបករណ៍តក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបាន។ជាមួយនឹងភាពស្មុគស្មាញរវាងPALsនិងFPGAsនិងលក្ខណៈស្ថាបត្យកម្មទាំងពីរ។ប្លុកអគារសំខាន់របស់ CPLD គឺ កម៉ាក្រូកោសិកាដែលមានការអនុវត្តន៍តក្កវិជ្ជាទម្រង់ធម្មតាដែលបំបែកកន្សោម និងប្រតិបត្តិការតក្កវិជ្ជាឯកទេសបន្ថែមទៀត។

លក្ខណៈពិសេស[កែសម្រួល]

លក្ខណៈពិសេសមួយចំនួននៃ CPLD គឺដូចគ្នាជាមួយPALs:

  • អង្គចងចាំការកំណត់រចនាសម្ព័ន្ធមិនងាយនឹងបង្កជាហេតុ។មិនដូច FPGAs ជាច្រើនទេ ការកំណត់រចនាសម្ព័ន្ធខាងក្រៅរ៉ូមមិនត្រូវបានទាមទារ ហើយ CPLD អាចដំណើរការភ្លាមៗនៅពេលចាប់ផ្តើមប្រព័ន្ធ។
  • សម្រាប់ឧបករណ៍ CPLD ចាស់ៗជាច្រើន ការកំណត់ផ្លូវកំណត់ប្លុកតក្កវិជ្ជាភាគច្រើនដើម្បីឱ្យមានសញ្ញាបញ្ចូល និងទិន្នផលដែលភ្ជាប់ទៅម្ជុលខាងក្រៅ កាត់បន្ថយឱកាសសម្រាប់ការផ្ទុករដ្ឋខាងក្នុង និងតក្កវិជ្ជាស្រទាប់ជ្រៅ។នេះជាធម្មតាមិនមែនជាកត្តាសម្រាប់ CPLDs ធំជាង និងគ្រួសារផលិតផល CPLD ថ្មីជាងនោះទេ។

លក្ខណៈពិសេសផ្សេងទៀតគឺដូចគ្នាជាមួយFPGAs:

  • ច្រកទ្វារជាច្រើនដែលអាចប្រើបាន។CPLDs ជាធម្មតាមានតម្លៃស្មើនឹងរាប់ពាន់ទៅរាប់ម៉ឺនច្រកទ្វារតក្កវិជ្ជាអនុញ្ញាតឱ្យអនុវត្តឧបករណ៍ដំណើរការទិន្នន័យដែលមានភាពស្មុគស្មាញកម្រិតមធ្យម។PALs ជាធម្មតាមានសមមូលច្រកទ្វារពីរបីរយភាគច្រើនបំផុត ខណៈដែល FPGAs ជាធម្មតាមានចាប់ពីរាប់ម៉ឺនដល់រាប់លាន។
  • បទប្បញ្ញត្តិមួយចំនួនសម្រាប់តក្កវិជ្ជាអាចបត់បែនបានជាងផលបូកនៃផលិតផលកន្សោម រួមទាំងផ្លូវមតិកែលម្អស្មុគស្មាញរវាងក្រឡាម៉ាក្រូ និងតក្កវិជ្ជាឯកទេសសម្រាប់អនុវត្តមុខងារដែលប្រើជាទូទៅជាច្រើនដូចជាចំនួនគត់ នព្វន្ធ.

ភាពខុសគ្នាគួរឱ្យកត់សម្គាល់បំផុតរវាង CPLD ធំ និង FPGA តូចគឺវត្តមាននៃអង្គចងចាំដែលមិនងាយនឹងបង្កជាហេតុនៅលើបន្ទះឈីបនៅក្នុង CPLD ដែលអនុញ្ញាតឱ្យ CPLDs ត្រូវបានប្រើសម្រាប់ "កម្មវិធីចាប់ផ្ដើមប្រព័ន្ធ” មុខងារ មុនពេលប្រគល់ការគ្រប់គ្រងទៅឧបករណ៍ផ្សេងទៀតដែលមិនមានការផ្ទុកកម្មវិធីអចិន្ត្រៃយ៍ផ្ទាល់ខ្លួន។ឧទាហរណ៍ដ៏ល្អមួយគឺកន្លែងដែល CPLD ត្រូវបានប្រើដើម្បីផ្ទុកទិន្នន័យការកំណត់រចនាសម្ព័ន្ធសម្រាប់ FPGA ពីអង្គចងចាំដែលមិនងាយនឹងបង្កជាហេតុ។[1]

ភាពខុសគ្នា[កែសម្រួល]

CPLDs គឺជាជំហានវិវត្តន៍មួយពីឧបករណ៍តូចជាង ដែលមុនពួកគេPLAs(ដឹកជញ្ជូនដំបូងដោយសញ្ញា) និងPALs.ទាំងនេះនៅក្នុងវេនត្រូវបាននាំមុខដោយតក្កវិជ្ជាស្តង់ដារផលិតផលដែលមិនផ្តល់លទ្ធភាពក្នុងការសរសេរកម្មវិធី និងត្រូវបានប្រើប្រាស់ដើម្បីបង្កើតមុខងារតក្កវិជ្ជាដោយភ្ជាប់បន្ទះសៀគ្វីតក្កវិជ្ជាស្តង់ដារជាច្រើន (ឬរាប់រយនាក់) រួមគ្នា (ជាធម្មតាមានខ្សែនៅលើបន្ទះសៀគ្វីបោះពុម្ព ឬក្តារបន្ទះ ប៉ុន្តែពេលខ្លះជាពិសេសសម្រាប់ការធ្វើគំរូដោយប្រើរុំខ្សែខ្សែភ្លើង) ។

ភាពខុសគ្នាសំខាន់រវាងស្ថាបត្យកម្មឧបករណ៍ FPGA និង CPLD គឺថា CPLDs មានមូលដ្ឋានលើតារាងរកមើល(LUTs) ខណៈពេលដែល FPGAs ប្រើប្លុកតក្កវិជ្ជា.

 


  • មុន៖
  • បន្ទាប់៖

  • សរសេរសាររបស់អ្នកនៅទីនេះ ហើយផ្ញើវាមកយើង