10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 Cells បច្ចេកវិទ្យា 20nm 0.9V 1152-Pin FC-FBGA
លក្ខណៈបច្ចេកទេសផលិតផល
សហភាពអឺរ៉ុប RoHS | អនុលោមតាម |
ECCN (អាមេរិក) | 3A991 |
ស្ថានភាពផ្នែក | សកម្ម |
HTS | 8542.39.00.01 |
SVHC | បាទ |
SVHC លើសកម្រិត | បាទ |
រថយន្ត | No |
PPAP | No |
ឈ្មោះគ្រួសារ | Arria® 10 GX |
បច្ចេកវិទ្យាដំណើរការ | 20nm |
អ្នកប្រើប្រាស់ I/Os | ៥០៤ |
ចំនួនចុះឈ្មោះ | ១៧០៨៨០០ |
វ៉ុលផ្គត់ផ្គង់ប្រតិបត្តិការ (V) | 0.9 |
ធាតុតក្កវិជ្ជា | 1150000 |
ចំនួនមេគុណ | 3036 (18x19) |
ប្រភេទអង្គចងចាំកម្មវិធី | SRAM |
អង្គចងចាំដែលបានបង្កប់ (Kbit) | ៥៤២៦០ |
ចំនួនសរុបនៃប្លុក RAM | ២៧១៣ |
EMACs | 3 |
ឯកតាតក្កវិជ្ជាឧបករណ៍ | 1150000 |
ចំនួនឧបករណ៍នៃ DLLs/PLLs | 32 |
ឆានែលបញ្ជូន | 96 |
ល្បឿនបញ្ជូន (Gbps) | ១៧.៤ |
DSP ឧទ្ទិស | ១៥១៨ |
PCIe | 4 |
សមត្ថភាពកម្មវិធី | បាទ |
Reprogrammability គាំទ្រ | បាទ |
ការការពារចម្លង | បាទ |
កម្មវិធីក្នុងប្រព័ន្ធ | បាទ |
ថ្នាក់ល្បឿន | 2 |
ស្តង់ដារ I/O ចុងតែមួយ | LVTTL|LVCMOS |
ចំណុចប្រទាក់អង្គចងចាំខាងក្រៅ | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
វ៉ុលផ្គត់ផ្គង់ប្រតិបត្តិការអប្បបរមា (V) | ០.៨៧ |
វ៉ុលផ្គត់ផ្គង់ប្រតិបត្តិការអតិបរមា (V) | ០.៩៣ |
វ៉ុល I/O (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
សីតុណ្ហភាពប្រតិបត្តិការអប្បបរមា (°C) | 0 |
សីតុណ្ហភាពប្រតិបត្តិការអតិបរមា (°C) | ១០០ |
កម្រិតសីតុណ្ហភាពអ្នកផ្គត់ផ្គង់ | ពង្រីក |
ឈ្មោះពាណិជ្ជកម្ម | អារីយ៉ា |
ការម៉ោន | ភ្នំផ្ទៃ |
កម្ពស់កញ្ចប់ | ២.៩៥ |
ទទឹងកញ្ចប់ | 35 |
ប្រវែងកញ្ចប់ | 35 |
PCB បានផ្លាស់ប្តូរ | ១១៥២ |
ឈ្មោះកញ្ចប់ស្តង់ដារ | BGA |
កញ្ចប់ផ្គត់ផ្គង់ | FC-FBGA |
ចំនួនម្ជុល | ១១៥២ |
ទម្រង់នាំមុខ | បាល់ |
ភាពខុសគ្នា និងទំនាក់ទំនងរវាង FPGA និង CPLD
1. និយមន័យ និងលក្ខណៈ FPGA
FPGAទទួលយកគំនិតថ្មីមួយដែលមានឈ្មោះថា Logic Cell Array (LCA) និង Configurable Logic Block (CLB) និង Input Output (IOB) Block and Interconnect ។ម៉ូឌុលតក្កវិជ្ជាដែលអាចកំណត់រចនាសម្ព័ន្ធបានគឺជាឯកតាមូលដ្ឋានដើម្បីដឹងពីមុខងារអ្នកប្រើប្រាស់ ដែលជាធម្មតាត្រូវបានរៀបចំជាអារេមួយ និងរាលដាលបន្ទះឈីបទាំងមូល។ម៉ូឌុលបញ្ចូលទិន្នផល IOB បំពេញចំណុចប្រទាក់រវាងតក្កវិជ្ជានៅលើបន្ទះឈីប និងម្ជុលកញ្ចប់ខាងក្រៅ ហើយជាធម្មតាត្រូវបានរៀបចំនៅជុំវិញអារេបន្ទះឈីប។ខ្សែខាងក្នុងមានផ្នែកខ្សែប្រវែងផ្សេងៗគ្នា និងកុងតាក់តភ្ជាប់ដែលអាចសរសេរកម្មវិធីបានមួយចំនួន ដែលភ្ជាប់ប្លុកតក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបាន ឬប្លុក I/O ដើម្បីបង្កើតសៀគ្វីដែលមានមុខងារជាក់លាក់មួយ។
លក្ខណៈពិសេសជាមូលដ្ឋាននៃ FPGA គឺ:
- ការប្រើប្រាស់ FPGA ដើម្បីរចនាសៀគ្វី ASIC អ្នកប្រើប្រាស់មិនចាំបាច់បង្កើតគម្រោងទេ អាចទទួលបានបន្ទះឈីបសមរម្យ។
- FPGA អាចត្រូវបានប្រើជាគំរូសាកល្បងនៃការប្ដូរតាមបំណងពេញលេញឬពាក់កណ្តាលប្ដូរតាមបំណងសៀគ្វី ASIC;
- មានគន្លឹះ និង I/O pins ច្រើននៅក្នុង FPGA;
- FPGA គឺជាឧបករណ៍មួយក្នុងចំណោមឧបករណ៍ដែលមានវដ្តនៃការរចនាខ្លីបំផុត ការចំណាយលើការអភិវឌ្ឍន៍ទាបបំផុត និងហានិភ័យទាបបំផុតនៅក្នុងសៀគ្វី ASIC ។
- FPGA ទទួលយកដំណើរការ CHMOS ល្បឿនលឿន ការប្រើប្រាស់ថាមពលទាប ហើយអាចត្រូវគ្នាជាមួយកម្រិត CMOS និង TTL ។
2, និយមន័យ និងលក្ខណៈរបស់ CPLD
CPLDត្រូវបានផ្សំឡើងជាចម្បងនៃក្រឡាឡូជីខលម៉ាក្រូ (LMC) នៅជុំវិញចំណុចកណ្តាលនៃឯកតាម៉ាទ្រីសអន្តរទំនាក់ទំនងដែលអាចសរសេរកម្មវិធីបាន ដែលក្នុងនោះរចនាសម្ព័ន្ធតក្កវិជ្ជា LMC កាន់តែស្មុគស្មាញ និងមានរចនាសម្ព័ន្ធទំនាក់ទំនងអន្តរអង្គភាព I/O ស្មុគស្មាញ អាចត្រូវបានបង្កើតឡើងដោយអ្នកប្រើប្រាស់យោងទៅតាម តម្រូវការនៃរចនាសម្ព័ន្ធសៀគ្វីជាក់លាក់ ដើម្បីបំពេញមុខងារជាក់លាក់។ដោយសារតែប្លុកតក្កវិជ្ជាត្រូវបានភ្ជាប់គ្នាទៅវិញទៅមកជាមួយនឹងខ្សែដែកប្រវែងថេរនៅក្នុង CPLD សៀគ្វីតក្កវិជ្ជាដែលបានរចនាឡើងអាចព្យាករណ៍ពេលវេលាបាន និងជៀសវាងគុណវិបត្តិនៃការទស្សន៍ទាយមិនពេញលេញនៃពេលវេលានៃរចនាសម្ព័ន្ធទំនាក់ទំនងអន្តរផ្នែក។ត្រឹមទសវត្សរ៍ឆ្នាំ 1990 CPLD បានអភិវឌ្ឍកាន់តែលឿន មិនត្រឹមតែមានលក្ខណៈអេឡិចត្រិចប៉ុណ្ណោះទេ ថែមទាំងមានមុខងារទំនើបៗដូចជាការស្កេនគែម និងការសរសេរកម្មវិធីតាមអ៊ីនធឺណិត។
លក្ខណៈពិសេសនៃកម្មវិធី CPLD មានដូចខាងក្រោម៖
- ធនធានឡូជីខល និងអង្គចងចាំមានច្រើន (Cypress De1ta 39K200 មាន RAM ច្រើនជាង 480 Kb);
- គំរូពេលវេលាដែលអាចបត់បែនបានជាមួយនឹងធនធានកំណត់ផ្លូវដែលលែងត្រូវការតទៅទៀត;
- អាចបត់បែនបានដើម្បីផ្លាស់ប្តូរទិន្នផលម្ជុល;
- អាចត្រូវបានដំឡើងនៅលើប្រព័ន្ធនិង reprogrammed;
- ចំនួនដ៏ធំនៃឯកតា I/O;
3. ភាពខុសគ្នា និងការតភ្ជាប់រវាង FPGA និង CPLD
CPLD គឺជាអក្សរកាត់នៃឧបករណ៍តក្កវិជ្ជាស្មុគស្មាញ FPGA គឺជាអក្សរកាត់នៃអារេច្រកទ្វារដែលអាចសរសេរកម្មវិធីបាន មុខងាររបស់ទាំងពីរគឺដូចគ្នា ប៉ុន្តែគោលការណ៍នៃការអនុវត្តគឺខុសគ្នាបន្តិច ដូច្នេះជួនកាលយើងអាចមិនអើពើនឹងភាពខុសគ្នារវាងទាំងពីរ។ ហៅថាឧបករណ៍តក្កវិជ្ជាកម្មវិធី ឬ CPLD/FPGA ។មានក្រុមហ៊ុនជាច្រើនដែលផលិត CPLD/ FPGas ដែលធំជាងគេចំនួនបីគឺ ALTERA, XILINX និង LAT-TICE ។អនុគមន៍តក្កវិជ្ជាបន្សំនៃ CPLD មានភាពរឹងមាំខ្លាំង ឯកតាម៉ាក្រូអាចបំបែកធាតុចូលរាប់សិប ឬច្រើនជាង 20-30 បញ្ចូលតក្កវិជ្ជារួមបញ្ចូលគ្នា។ទោះជាយ៉ាងណាក៏ដោយ LUT នៃ FPGA អាចដោះស្រាយបានតែតក្កវិជ្ជារួមបញ្ចូលគ្នានៃ 4 ធាតុចូល ដូច្នេះ CPLD គឺសមរម្យសម្រាប់ការរចនាតក្កវិជ្ជាបន្សំស្មុគស្មាញដូចជាការឌិកូដ។ទោះជាយ៉ាងណាក៏ដោយ ដំណើរការផលិតរបស់ FPGA កំណត់ថាចំនួន LUTs និងកេះដែលមាននៅក្នុងបន្ទះឈីប FPGA គឺមានទំហំធំណាស់ ច្រើនដងរាប់ពាន់ CPLD ជាទូទៅអាចសម្រេចបានត្រឹមតែ 512 ឯកតាតក្កវិជ្ជាប៉ុណ្ណោះ ហើយប្រសិនបើតម្លៃបន្ទះឈីបត្រូវបានបែងចែកដោយចំនួនឡូជីខល។ ឯកតា តម្លៃឯកតាឡូជីខលជាមធ្យមនៃ FPGA គឺទាបជាង CPLD ច្រើន។ដូច្នេះប្រសិនបើគន្លឹះមួយចំនួនធំត្រូវបានប្រើប្រាស់ក្នុងការរចនា ដូចជាការរចនាតក្កពេលវេលាស្មុគស្មាញ នោះការប្រើ FPGA គឺជាជម្រើសដ៏ល្អ។
ទោះបីជាទាំង FPGA និង CPLD គឺជាឧបករណ៍ ASIC ដែលអាចសរសេរកម្មវិធីបាន និងមានលក្ខណៈទូទៅជាច្រើន ដោយសារភាពខុសគ្នានៃរចនាសម្ព័ន្ធរបស់ CPLD និង FPGA ពួកគេមានលក្ខណៈផ្ទាល់ខ្លួនរបស់ពួកគេ៖
- CPLD គឺសមរម្យជាងសម្រាប់ការបំពេញក្បួនដោះស្រាយផ្សេងៗ និងតក្កវិជ្ជារួមបញ្ចូលគ្នា ហើយ FPGA គឺសមរម្យជាងសម្រាប់ការបំពេញតក្កវិជ្ជាបន្តបន្ទាប់គ្នា។និយាយម៉្យាងទៀត FPGA គឺសមរម្យជាងសម្រាប់រចនាសម្ព័ន្ធសម្បូរបែប flip-flop ខណៈពេលដែល CPLD គឺសមរម្យជាងសម្រាប់ flip-flop មានកំណត់ និងរចនាសម្ព័ន្ធសម្បូរបែបរយៈពេលផលិតផល។
- រចនាសម្ព័ន្ធផ្លូវបន្តនៃ CPLD កំណត់ថាការពន្យាពេលពេលវេលារបស់វាមានលក្ខណៈដូចគ្នា និងអាចព្យាករណ៍បាន ខណៈពេលដែលរចនាសម្ព័ន្ធការបញ្ជូនបន្តនៃ FPGA កំណត់ថាការពន្យារពេលរបស់វាគឺមិនអាចទាយទុកជាមុនបាន។
- FPGA មានភាពបត់បែនជាង CPLD ក្នុងការសរសេរកម្មវិធី។
- CPLD ត្រូវបានសរសេរកម្មវិធីដោយការកែប្រែមុខងារតក្កវិជ្ជានៃសៀគ្វីខាងក្នុងថេរ ខណៈពេលដែល FPGA ត្រូវបានសរសេរកម្មវិធីដោយការផ្លាស់ប្តូរខ្សែនៃការតភ្ជាប់ខាងក្នុង។
- Fpgas អាចត្រូវបានដាក់កម្មវិធីក្រោម logic gates ខណៈ CPLDS ត្រូវបានកម្មវិធីក្រោម logic blocks ។
- FPGA ត្រូវបានរួមបញ្ចូលច្រើនជាង CPLD ហើយមានរចនាសម្ព័ន្ធខ្សែភ្លើងស្មុគស្មាញ និងការអនុវត្តតក្កវិជ្ជា។
ជាទូទៅ ការប្រើប្រាស់ថាមពលរបស់ CPLD គឺធំជាង FPGA ហើយកម្រិតនៃការរួមបញ្ចូលកាន់តែខ្ពស់ កាន់តែច្បាស់។